一种半导体元件及其制备方法

文档序号:9507458阅读:233来源:国知局
一种半导体元件及其制备方法
【技术领域】
[0001]本发明属于半导体技术领域,特别涉及一种半导体元件及其制备方法。
【背景技术】
[0002]半导体元件的切割技术由金刚石刀切割逐渐发展为普通激光切割,一般来说,激光的波长为355nm或者266nm,其特点在于它既能划开蓝宝石衬底,也能划开各种膜层,比如氮化镓层,布拉格反射层、金属层等。而针对切割而言,既可以利用激光对外延片的表面进行划裂形成表面切割道,也可以利用激光聚焦衬底内部形成隐形切割道,从而达到分离单个芯粒的目的。
[0003]当使用激光对外延片的表面进行划裂形成表面切割道时,激光烧灼后形成的杂质附着于切割道侧壁,阻挡了光的出射,影响半导体元件的外量子效率。故为避免该烧灼杂质对发光亮度的影响,通常是在激光形成切割道后再使用化学溶液浸泡腐蚀以去除激光烧灼杂质,清洁切割道的侧壁。
[0004]物理气相沉积法(PVD法)具有工艺过程简单、对环境污染小、原材消耗少、成膜均匀致密、与基板的结合力强等特点,目前被越来越多地应用于半导体元件的制备中,通常较多地用于外延片底层的制备,例如沉积氮化铝层作为缓冲层,可降低及缓冲衬底与外延层之间因晶格失配和热失配产生的缺陷和应力,改善半导体元件的器件质量。
[0005]然而由于PVD法形成的氮化铝层具有多晶格及各向异性等特性,其较易被化学溶液腐蚀,故当外延片包含PVD法形成的缓冲层时,再利用激光对外延片表面切割后浸泡化学溶液时容易产生缓冲层或缓冲层与衬底接触表面的过腐蚀现象,导致形成的芯粒电性异常,降低生产良率。

【发明内容】

[0006]针对上述问题,本发明提出了一种半导体元件,包括至少具有Al^ x层和A1 y0i y层(0 < X < 1,0 < y < 1)的超晶格结构缓冲层,所述超晶格结构缓冲层在芯片制程的侧壁腐蚀过程中,用于减小化学溶液的腐蚀程度,提高芯片良率。同时提出一种制备方法,制备获得该超晶格结构缓冲层,实现本发明效果。
[0007]本发明提供的技术方案为:一种半导体元件,包括:衬底、缓冲层、N型半导体层、发光层和P型半导体层,其中,所述缓冲层为包括Al^ x层和A1及肩(0 < X < 1,0 < y
<1)循环层叠的超晶格结构层;所述缓冲层在芯片制程的侧壁腐蚀过程中,用于减小化学溶液的腐蚀程度,提高芯片良率。
[0008]优选的,所述缓冲层中第一个循环层叠层中AlJi J1置于A1 y0i ,层与所述衬底之间。
[0009]优选的,所述Α1Λ J1厚度彡A1及y层厚度。
[0010]优选的,所述Α1Λ J1厚度为5?500埃。
[0011]优选的,所述Al/^ ,层厚度为5?500埃。
[0012]优选的,所述缓冲层与N型半导体层之间还包括一非掺杂半导体层。
[0013]优选的,所述超晶格结构层的循环次数多2。
[0014]相较于常规氮化铝单层结构,本发明提出的超晶格结构缓冲层,相当于将常规氮化铝单层缓冲层分割成多层薄膜结构,并在多层膜中插入Aly0i ,层,实验结果发现,A1 x层和Aly0i y层的接触面较A1 J1本体对化学溶液的腐蚀耐受性更强,因此本结构的超晶格结构增加了 Α1Λ J1和A1及y层的接触面,从而提升缓冲层的抗化学溶液腐蚀的特性;且由于Aly0i ,层的存在,使得缓冲层的晶格应力发生改变,最终形成的超晶格缓冲层较原氮化铝缓冲层的晶体质量得到提高,从而在后续芯片制程的侧壁腐蚀过程中,即使用化学溶液腐蚀处理去除芯粒侧壁附着物时,降低对缓冲层的腐蚀程度,减小对芯粒电性能的影响。同时,由于多层膜对于光的折射角度的改变,此超晶格结构层可增加光的取出效率,提升半导体元件的外量子效率。
[0015]同时,为制备上述半导体底层结构,本发明提供一种半导体元件的制备方法,所述方法包括:
51、提供一衬底;
52、利用物理气相沉积法于所述衬底表面沉积ΑΙχΝ:J1和Α1,0:,层(0 < X < 1,0 < y
<1)组成的超晶格结构缓冲层,所述缓冲层在后续芯片制程时减小化学溶液的腐蚀程度,提尚芯片良率;
53、利用化学气相沉积法于所述缓冲层表面沉积N型半导体层、发光层和P型半导体层组成的外延层,其中,低温制备的缓冲层在后续高温外延层制备过程中实现退火再结晶,用于释放在后沉积制程中的应力。
[0016]因为常规化学气相沉积法(M0CVD)无法在沉积过程中掺入氧元素,故本方法利用PVD法沉积形成超晶格结构缓冲层,引入Aly0i ,层,利用其抗腐蚀特性,及与Α1 Λ J1晶格特性差异,改善本发明半导体元件中缓冲层特性,释放后续沉积外延层产生的应力,同时使其更利于后续芯片端制程。
[0017]优选的,所述步骤S2中,利用物理气相沉积法先于衬底表面沉积AlJi J1,再于所述AlJi J1表面沉积A1 y0i y层,并依次循环层叠形成超晶格结构缓冲层。
[0018]优选的,所述两种方法中步骤S3还包括,于缓冲层表面先沉积一非掺杂半导体层,再沉积N型半导体层。
[0019]优选的,所述Α1Λ J1厚度彡A1及y层厚度。
[0020]优选的,所述Α1Λ J1厚度为5?500埃。
[0021]优选的,所述Al/^ y层厚度为5?500埃。
[0022]优选的,所述超晶格结构层的循环次数多2。
[0023]本发明至少具有以下有益效果:
1、本发明提出的一种半导体元件,其缓冲层为包括Α1Λ J1和A1 y0!,层(0 < X < 1,
0 < y < 1)的超晶格结构,由于Al.Ni J1与A1 y0,,层界面处,对化学溶液的腐蚀耐受性较强,因此,相对于单层Α1Λ J1,A1 Λ J1和A1及y层的交替排列,使其界面增多,从而整体提高缓冲层的抗腐蚀性,同时Al/^ ,材料层本身具有的抗腐蚀性,进一步增强缓冲层的抗腐蚀性,避免芯片制程侧壁腐蚀时的过腐蚀现象。
[0024]2、相较于M0CVD法沉积膜层,PVD在沉积过程中可掺入氧元素,因此本发明利用PVD法沉积包括Al/^ y层的超晶格结构缓冲层,A1办y层的抗腐蚀性及其与Α1 Λ χ层的晶格特性差异,改善了缓冲层特性,进而释放后续沉积外延沉积过程产生的应力。
[0025]3、利用超晶格多层膜结构对于光的折射角度的影响,改善光的取出效率,进而提升半导体元件的内外量子效率。
【附图说明】
[0026]附图用来提供对本发明的进一步理解,并且构成说明书的一部分,与本发明的实施例一起用于解释本发明,并不构成对本发明的限制。此外,附图数据是描述概要,不是按比例绘制。
[0027]图1为本发明实施例一之半导体元件结构示意图。
[0028]图2为本发明实施例一之缓冲层结构示意图。
[0029]图3为本发明实施例二之半导体元件结构示意图。
[0030]图4为本发明实施例三之半导体元件结构示意图。
[0031]图中标示:10.衬底;20.缓冲层;21.Α1Λ J1 ;22.Α1办¥层;30.Ν型半导体层;40.发光层;50.Ρ型半导体层;60.非掺杂半导体层;a.Al^ 本体;b.A1 xNj 21与AlyC^ y层22接触界面ο
【具体实施方式】
[0032]下面结合附图和实施例对本发明的【具体实施方式】进行详细说明。
[0033]实施例1
参看附图1?2,本发明中的一种半导体元件,包括衬底10,缓冲层20,Ν性半导体层30、发光层40和Ρ型半导体层50,其中,缓冲层20为至少包含厚度为
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1