一种功率放大式混合型栅极驱动系统的制作方法

文档序号:8609209阅读:513来源:国知局
一种功率放大式混合型栅极驱动系统的制作方法
【技术领域】
[0001]本实用新型涉及一种LED驱动电路,具体是指一种功率放大式混合型栅极驱动系统。
【背景技术】
[0002]目前,由于LED灯具有能耗低、使用寿命长以及安全环保等特点,其已经成为了人们生活照明的主流产品之一。由于LED灯不同于传统的白炽灯,因此其需要由专用的驱动电路来进行驱动。然而,当前人们广泛使用的栅极驱动电路由于其设计结构的不合理性,导致了目前栅极驱动电路存在能耗较高、电流噪音较大以及启动时间较长等缺陷。
【实用新型内容】
[0003]本实用新型的目的在于克服目前栅极驱动电路存在的能耗较高、电流噪音较大以及启动时间较长的缺陷,提供一种结构设计合理,能有效降低能耗和电流噪音,明显缩短启动时间的一种功率放大式混合型栅极驱动系统。
[0004]本实用新型的目的通过下述技术方案实现:一种功率放大式混合型栅极驱动系统,主要由驱动芯片M,与驱动芯片M相连接的驱动电路,与驱动芯片M相连接的同相交流信号放大电路,与同相交流信号放大电路相连接的自锁光激发电路,以及与该自锁光激发电路相连接的自举电路组成。同时,本实用新型在自锁光激发电路与驱动芯片M之间还设有功率驱动放大电路;所述功率驱动放大电路主要由功率放大器P1,功率放大器P2,功率放大器P3,串接在功率放大器Pl的输出端与负极输入端之间的电阻R9和电容C8,串接在功率放大器P2的输出端与正极输入端之间的电阻RlO和电容C9,基极与功率放大器Pl的输出端相连接、集电极经电阻Rll后与功率放大器P3的正极输入端相连接的三极管Q2,基极与三极管Q2的发射极相连接、集电极经电阻R12后与功率放大器P3的负极输入端相连接的三极管Q3,基极经电阻R13后与功率放大器P2的输出端相连接、集电极经电阻R16后与三极管Q3的基极相连接的三极管Q4,正极与功率放大器P3的负极输入端相连接、而负极与三极管Q3的发射极相连接并接地的电容C10,与电阻R13相并联的电容Cl I,一端与三极管Q4的基极相连接、另一端外接-4V电压的电阻R14,一端与三极管Q4的发射极相连接、另一端外接-4V电压的电阻R15,与电阻R15相并联的电容C12,以及N极与三极管Q2的集电极相连接、P极外接-4V电压的二极管D2组成;所述功率放大器Pl的负极输入端还与功率放大器P2的正极输入端相连接,且该功率放大器Pl的正极输入端和功率放大器P2的负极输入端均与该自锁光激发电路相连接,而功率放大器P3的输出端则与驱动芯片M的TD管脚相连接。
[0005]进一步地,所述同相交流信号放大电路由功率放大器P,一端与驱动芯片M的VCC管脚相连接、另一端与功率放大器P的正极输入端相连接的电阻R7,一端与功率放大器P的负极输入端相连接、另一端与自锁光激发电路相连接的电阻R6,以及正极与功率放大器P的正极输入端相连接、负极外接电源的极性电容C4组成,所述功率放大器P的输出端与驱动芯片M的INP管脚相连接。
[0006]所述的自锁光激发电路由或非门IC1,或非门IC2,或非门IC3,一端与功率放大器P的正极输入端相连接、另一端经电位器R5后与功率放大器P2的负极输入端相连接的光电池⑶S,以及串接在或非门IC3的第一输入端与输出端之间的电容C3组成;所述或非门ICl的第一输入端与光电池CDS与电位器R5的连接点相连接,其第二输入端与或非门IC2的输出端相连接,而其输出端则与或非门IC2的第一输入端相连接;所述或非门IC2的输出端则同时与或非门IC3的第二输入端和功率放大器Pl的正极输入端相连接,而或非门IC3的输出端则功率放大器P的输出端相连接;所述电阻R6的另一端则与或非门IC2的输出端相连接。
[0007]所述自举电路由场效应管MOS,一端与场效应管MOS的源极相连接、另一端接地的电阻R4,负极与场效应管MOS的栅极相连接、正极经电阻Rl后与场效应管MOS的漏极相连接的极性电容Cl,与极性电容Cl相并联的电阻R2,正极与极性电容Cl的正极相连接、负极与或非门IC2的第二输入端相连接的极性电容C2,以及一端与极性电容C2的正极相连接、另一端接地的电阻R3组成;所述场效应管MOS的漏极与光电池CDS和电阻R7的连接点相连接。
[0008]所述驱动电路由变压器T,串接于驱动芯片M的VCC管脚与BOOST管脚之间的二极管Dl,串接于驱动芯片M的BOOST管脚与TG管脚之间的电容C5,串接于驱动芯片M的TG管脚与TS管脚之间的电阻R8,以及基极与驱动芯片M的TG管脚相连接、集电极顺次经电容C6和电容C7后接地、而发射极接地的晶体管Ql组成;所述变压器T的原边线圈的同名端与电容C6和电容C7的连接点相连接,其非同名端则与晶体管Ql的发射极相连接后接地;同时,晶体管Ql的发射极还与驱动芯片M的TS管脚相连接,所述变压器T的副边线圈上设有抽头Yl和抽头Y2。
[0009]为确保使用效果,本实用新型所述驱动芯片M优先采用LTC4440A集成芯片来实现。
[0010]本实用新型较现有技术相比,具有以下优点及有益效果:
[0011](I)本实用新型能根据外部光照条件来自动激发驱动芯片M的相关功能,无需增加额外的启动装置,因此其功耗较低。
[0012](2)本实用新型的启动时间仅为传统栅极驱动电路启动时间的1/4,其启动时间极短。
[0013](3)本实用新型采用自举电路来为自锁光激发电路和驱动芯片提供控制信号,因此具有很尚的输入阻抗,能确保整个电路的性能稳定
[0014](4)本实用新型能有效的避免外部电磁干扰,能显著的降低电流噪音。
[0015](5)本实用新型中设有同相交流信号放大电路,因此能确保脉冲信号的强度不会衰减,从而确保性能稳定。
【附图说明】
[0016]图1为本实用新型的整体结构示意图。
[0017]图2为本实用新型的功率驱动放大电路结构示意图。
【具体实施方式】
[0018]下面结合实施例对本实用新型作进一步地详细说明,但本实用新型的实施方式不限于此。
[0019]实施例
[0020]如图1所示,本实用新型的功率放大式混合型栅极驱动系统,主要由驱动芯片M,与驱动芯片M相连接的驱动电路,与驱动芯片M相连接的同相交流信号放大电路,与同相交流信号放大电路相连接的自锁光激发电路,与该自锁光激发电路相连接的自举电路,以及串接在自锁光激发电路与驱动芯片M之间的功率驱动放大电路组成。
[0021]为确保使用效果,该驱动芯片M优先采用凌力尔特公司生产的高频率N沟道MOSFET栅极驱动芯片,即LTC4440A集成芯片来实现。该驱动芯片M的特点是能以高达80V的输入电压工作,且能在高达100V瞬态时可连续工作。
[0022]所述的功率驱动放大电路的结构如图2所示,即其主要由功率放大器P1,功率放大器P2,功率放大器P3,三极管Q2,三极管Q3,三极管Q4,串接在功率放大器Pl的输出端与负极输入端之间的一级RC滤波电路,串接在功率放大器P2的输出端与正极输入端之间的二级RC滤波电路,以及电阻R11、电阻R12、电阻R13、电阻R14、电阻R15、电阻R16、电容C10、电容C11、电容C12及二极管D2组成。
[0023]其中,所述的一级RC滤波电路由电阻R9和电容CS并联而成,即电阻R9和电容C8均串接在功率放大器Pl的负极输入端与输出端之间;所述的二级RC滤波电路则由电阻RlO和电容C9并联而成,即电阻RlO和电容C9均串接在功率放大器P2的正极输入端与输出端之间。同时,功率放大器Pl的负极输入端还与功率放大器P2的正极输入端相连接。
[0024]三极管Q2的基极与功率放大器Pl的输出端相连接,其集电极经电阻Rll后与功率放大器P3的正极输入端相连接,其发射极则与三极管Q3的基极相连接;三极管Q3的集电极经电阻R12后与功率放大器P3的负极输入端相连接,同时,该三极管Q3的集电极还外接+1V电压。
[0025]三极管Q4的基极经电阻R13后与功率放大器P2的输出端相连接,其集电极则经电阻R16后与三极管Q3的基极相连接。电容Cll则与电阻R13相并联,为确保效果,该电容Cll优先采用电解电容来实现。连接时,电容Cll的负极与三极管Q4的基极相连接,其正极则与功率放大器P2的输出端相连接。电容ClO的正极与功率放大器P3的负极输入端相连接,其负极则与三极管Q3的发射极相连接。同时,该电容ClO的负极和三极管Q3的发射极均接地。
[0026]电阻R14的一端与三极管Q4的基极相连接,其另一端外接-4V的电压;而电阻R15的一端与三极管Q4的发射极相连接,其另一端则同样外接-4V的电压。电容C12则与电阻R15相并联。同样,所述电容ClO和电容C12也均采用电解电容来实现。
[0027]所述二极管D2的N极与三极管Q2的集电极相连接,其P极在外接-4V的电压。同时,该功率放大器P3的输出端要与驱动芯片M的TD管脚相连接。
[0028]为确保功率放大器Pl和功率放大器P2的正常运行,该电容C8和电容C9均优先采用贴片电容来实现。而电阻R9、电阻RlO的阻值均为101(0,电阻1?11、电阻1?12、电阻1?13、电阻R14、电阻R15和电阻R16
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1