高性能的鳍式场效应晶体管的制作方法

文档序号:9218678阅读:381来源:国知局
高性能的鳍式场效应晶体管的制作方法
【技术领域】
[0001]本申请涉及半导体器件例如FinFET (鳍式场效应晶体管)(a/k/a三栅晶体管)。
【背景技术】
[0002]传统场效应晶体管(FET)为基本平面型器件,具有跨例如单晶硅的半导体的表面而延伸的栅极结构,以及在栅极两侧上的半导体中的掺杂的源极区和漏极区。栅极通过例如氧化硅的薄层绝缘体与半导体绝缘。施加到栅极的电压控制在栅极下半导体中的、延伸于掺杂的源极区和漏极区之间的未掺杂的沟道中的电流流动。
[0003]FET的开关速度取决于在源极区和漏极区之间的电流流动量。电流流动取决于栅极的宽度,其中宽度是沟道中垂直于电流流动方向的方向。随着对应用在通信和计算机设备中的更高速度晶体管的不断需求,在制造具有更宽栅极的晶体管器件存有持续的兴趣。
[0004]已经开发了 FinFET以获得更大的栅极宽度。鳍是立在边缘上的半导体材料的薄段,从而可获得用于形成栅极结构的多个表面。鳍具有彼此相对的且通常关于纵向均分鳍的中心面对称的第一主面和第二主面。这些主面通常示意为平行的,例如在通过引用被包含在本申请中的USP 7,612,405 B2或者公开号US2008/0128797 Al中的那样;但是工艺的局限通常导致表面从鳍的顶部至底部向外倾斜,导致鳍的截面是梯形形状。在某些情形中,两个主面在顶部相交。在某些实施例中,在每个鳍的每个表面上可以设置单独的栅极结构。在另外的实施例中,所有的表面具有共同的栅极结构。
[0005]掺杂的源极区和漏极区位于栅极的相对侧上。如同在平面型FET中,施加到栅极的电压控制在栅极下半导体中的、延伸于掺杂的源极区和漏极区之间的未掺杂的沟道中的电流流动。
[0006]关于FinFET 的更多细节可以在 N.H.E.Weste 和 D.Harris 的 CMOS VLSIDesign (Pearson, 3rded.,2005)的第137-138页找到,其通过引用被包含在本申请中。
[0007]尽管从硅FinFET可获得增加了的速度,但仍然需要更快的操作。这通过在鳍中使用应变硅代替NMOS器件的硅和PMOS器件的锗或硅锗(SiGe)获得。然而,锗和SiGe的带隙比硅小,结果是由这些材料形成的PMOS器件具有明显更高的泄漏电流(Iboff)。高的泄漏电流不仅增加静态泄漏,而且产生其中形成有PMOS晶体管的半导体芯片的过度加热。这在使用大量PMOS晶体管的电路例如静态随机存取存储器(SRAM)电路中尤其麻烦。

【发明内容】

[0008]本发明是一种降低FinFET中功率损耗的集成电路以及一种制造该电路的方法。
[0009]本发明的示例性FinFET包括第一多个鳍、第二多个鳍和第三多个鳍,FinFET具有形成在鳍上的栅极结构以及源极区和漏极区,使得PMOS晶体管形成在第一多个鳍上,NMOS晶体管形成在第二多个鳍上,以及PMOS晶体管形成在第三多个鳍上。在一个实施例中,第一多个鳍和第二多个鳍由应变硅制成;并且第三多个鳍由具有比应变硅更高的空穴迀移率的材料例如锗或硅锗制成。在第二实施例中,第一多个鳍由硅制成,第二多个鳍由应变硅、锗或II1-V族化合物制成;并且第三多个鳍由具有比应变硅更高的空穴迀移率的材料例如锗或硅锗制成。
[0010]形成FinFET的鳍有多种方法。示例性地,通过在鳍上形成栅极结构,接着使用N型掺杂剂的离子注入来形成NMOS晶体管的源极区和漏极区,并且使用P型掺杂剂的离子注入来形成PMOS晶体管的源极区和漏极区,从而在鳍上形成晶体管。
[0011]已经发现,形成在应变硅鳍上的PMOS晶体管的泄漏电流与形成在锗或SiGe鳍上的相似PMOS晶体管的泄漏电流的十五分之一(1/15)同样低、甚至更低。这种PMOS晶体管的一种应用是在例如那些用于存储对现场可编程门阵列(FPGA)的开关电路以及逻辑元件进行编程的配置位的静态RAM单元中。在当前技术中,这种配置存储器可能包括数百万的静态RAM单元。
[0012]在优选的实施例中可以实施大量的变形。
【附图说明】
[0013]鉴于下面的详细描述,本发明的这些以及其他目的和优点对于本领域技术人员会是明显的,其中:
[0014]图1是本发明的第一示例性实施例的透视图;
[0015]图2是本发明的第二示例性实施例的透视图;
[0016]图3是描述现场可编程门阵列和它的配置存储器的示意图;
[0017]图4是描述本发明的方法的示例性实施例的流程图;以及
[0018]图5是描述各种半导体材料的电子和空穴迀移率的图。
【具体实施方式】
[0019]图1是本发明的第一示例性实施例FinFET 100的截面图。FinFET 100包括硅衬底110、形成在硅衬底110上的硅锗应变松弛阻碍物120、形成在应变松弛阻碍物120上的第一多个应变硅鳍130,形成在应变松弛阻碍物120上的第二多个应变硅鳍140以及形成在应变松弛阻碍物120上并且由空穴迀移率比应变硅的大的半导体材料制成的第三多个鳍150。示例性地,该半导体材料是锗或硅锗。每个鳍具有两个主面162、164。栅极结构170以及源极区和漏极区180、190形成在鳍130、140和150的表面上,使得PMOS晶体管形成在鳍130上,NMOS晶体管形成在鳍140上,以及PMOS晶体管形成在鳍150上。
[0020]图2是本发明的第二示例性实施例FinFET 200的截面。FinFET 200包括硅衬底210、形成在衬底210的部分上的应变松弛阻碍物220、形成在衬底210上的第一多个硅鳍230、形成在应变松弛阻碍物220的第一部分222上的第二多个应变硅、锗或II1-V族化合物例如InGaAs的鳍240、以及形成在应变松弛阻碍物220的第二部分224上的由空穴迀移率比应变硅的大的半导体材料制成的第三多个鳍250。示例性地,半导体材料是锗或硅锗。每个鳍具有两个主面262、264。栅极结构270以及源极区和漏极区280、290形成在鳍230、240和250的表面上,使得PMOS晶体管形成在鳍230上,NMOS晶体管形成在鳍240上,以及PMOS晶体管形成在鳍250上。
[0021]已经发现,形成在应变硅鳍上的PMOS晶体管的泄漏电流与形成在锗或SiGe鳍上的相似PMOS晶体管的泄漏电流的十五分之一(1/15)同样低、甚至更低。这种PMOS晶体管的一种应用是在例如用于存储配置FPGA的配置位的六晶体管静态RAM单元中。图3是描述FPGA 300、它的配置RAM 310以及该配置RAM的一个单元320的示意图。如图3所示,该单元包括锁存器,该锁存器具有:与第二对串联连接的PMOS和NMOS晶体管323、324交叉耦合的第一对串联连接的PMOS和NMOS晶体管321、322,以及用于将锁存器连接到位线bit和bit_b的NMOS传输晶体管325、326。由于当今技术中的配置RAM可能包括数百万的静态RAM单元,所以应用在这种单元中的PMOS晶体管的泄漏电流的明显下降具有很大的价值。对于一些FPGA产品,静态功率需求的降低高达约百分之三十(30%);并且总功耗需求的降低高达约百分之十(10% )。
[0022]有利地,本发明的FinFET的NMOS晶体管可以用作配置RAM 310的静态RAM单元中的
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1